Un circuito para compartir memoria.

Un circuito para compartir memoria para compartir una memoria (10,

100, 1000) de un controlador para un sistema de energía eléctrica, el circuito para compartir la memoria comprende:

una pluralidad de unidades (20, 30, 200, 300, 2000, 3000) de procesador,

una memoria (10, 100, 1000); y

una unidad (41, 410, 4100) de circuito lógico; en el que cada una de las unidades (20, 30, 200, 300, 2000, 3000) de procesador incluyen

un búfer (21, 31, 210, 310, 2100, 3100) configurada para ser conectada a la memoria a través de una dirección de memoria intermedia y un bus de datos; y

un procesador (22, 32, 220, 320, 2200, 3200) configurada para conectarse al búfer para acceder a la memoria a través del búfer, el circuito para compartir memoria caracterizado porque búfer y el procesador se configuran para estar emparejados a través de la conexión a un bus de dirección y un bus de datos del procesador, y en el que el bus particular entre estos buses se puede utilizar para recibir y transmitir una señal de solicitud (REQ) de acceso con relación a la memoria; en el que el procesador genera una solicitud (REQ) de acceso en el búfer por anticipado de un acceso a la memoria, y el búfer se conecta a la unidad de circuito lógico configurada para permitir solamente una de las unidades de procesador a la vez para acceder a la memoria al generar un valor lógico de una señal de otorgamiento (GNT) dentro de un procesador (22, 32, 220, 320, 2200, 3200) aplicable para permitir un acceso del procesador aplicable a la memoria y un valor lógico de una señal de habilitación (EN) en un búfer (21, 31, 210, 310, 2100, 3100) aplicable para activar una salida de la solicitud (REQ) de acceso del búfer aplicable, y

en el que la señal de habilitación (EN) de cada uno del búfer y la señal de otorgamiento (GNT) de cada procesador se determina utilizando la señal de solicitud de acceso almacenada en memoria intermedia (REQ) generada desde el búfer hasta la unidad de circuito lógico.

Tipo: Patente Europea. Resumen de patente/invención. Número de Solicitud: E13171403.

Solicitante: LSIS Co., Ltd.

Nacionalidad solicitante: República de Corea.

Dirección: 1026-6, Hogye-Dong Dongan-gu, Anyang-si Gyeonggi-do 431-080 REPUBLICA DE COREA.

Inventor/es: AHN,HONG SEON.

Fecha de Publicación: .

Clasificación Internacional de Patentes:

  • G06F13/16 FISICA.G06 CALCULO; CONTEO.G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N). › G06F 13/00 Interconexión o transferencia de información u otras señales entre memorias, dispositivos de entrada/salida o unidades de procesamiento (circuitos de interfaz para dispositivos de entrada/salida específicos G06F 3/00; sistemas multiprocesadores G06F 15/16). › para el acceso al bus de memoria (G06F 13/28 tiene prioridad).

PDF original: ES-2658938_T3.pdf

 

Patentes similares o relacionadas:

Circuito integrado foto-repetido con compensación de retardos de propagación de señal, especialmente de señales de reloj, del 22 de Julio de 2020, de Pyxalis: Circuito integrado que comprende N patrones adyacentes, todos idénticos, que corresponden a N circuitos parciales adyacentes idénticos (C1, C2, C3) de rango i = 1 a […]

Técnicas de ahorro de energía para sistemas de memoria, del 22 de Abril de 2020, de QUALCOMM INCORPORATED: Un procesador central , que comprende: una interfaz de capa física, PHY, configurada para acoplarse a una pluralidad de carriles de datos de un […]

Método y dispositivo para procesar datos, del 12 de Junio de 2019, de ZTE CORPORATION: Un método para procesar datos, que comprende: después de recibir datos introducidos por un bus de datos, de acuerdo con una indicación de destino de los datos y una indicación […]

Sincronización de actualización automática dirigida, del 5 de Junio de 2019, de QUALCOMM INCORPORATED: Un procedimiento, mediante un módulo de memoria y un controlador , de actualización de una pluralidad de bancos de memoria , que comprende: aceptar […]

Memoria configurada para proporcionar acceso simultáneo de lectura/escritura a múltiples bancos, del 19 de Febrero de 2019, de QUALCOMM INCORPORATED: Un dispositivo, que comprende: una memoria de múltiples bancos con al menos bancos de memoria primero y segundo ; al menos controladores […]

Controlador de acceso a memoria, sistemas y procedimientos para optimizar los tiempos de acceso a memoria, del 9 de Enero de 2019, de QUALCOMM INCORPORATED: Un controlador de memoria , que comprende: un controlador configurado para acceder al menos a una ubicación de memoria correspondiente […]

Esquema de interfaz de DDR de un único canal y de doble canal híbrida mediante intercalado de las señales de dirección/control durante el funcionamiento de doble canal, del 21 de Septiembre de 2018, de QUALCOMM INCORPORATED: Una estructura de memoria, que comprende: un controlador de memoria configurado para recibir una señal de reloj y para ser […]

PROCEDIMIENTO Y APARATO PARA LLEVAR A CABO UNA OPERACIÓN ATÓMICA DE SEMÁFORO, del 9 de Enero de 2012, de QUALCOMM INCORPORATED: Un sistema de procesamiento que comprende: un bus (106; 106a, 106b); una región de memoria acoplada al bus; y una pluralidad […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .